Pular para o conteúdo principal

Tipos de processador

Os tipos de processador recebem o nome das características tecnológicas gerais utilizadas na construção, compostas pela família e pela revisão. A família (por exemplo, Heron) refere-se ao tamanho e à escala dos circuitos possíveis no chip. Isso é determinado principalmente pelo número de qubits e pelo grafo de conectividade. As revisões (por exemplo, r3) são variantes de design dentro de uma determinada família, geralmente resultando em melhorias de desempenho ou em trocas entre diferentes atributos.

Gates e operações nativos

Para encontrar os gates e operações nativos de um backend, use este código. Você pode ver todos os gates e operações nativos nesta tabela.

À medida que novas famílias de processadores são adicionadas, as famílias mais antigas são descontinuadas. Consulte a seção Famílias de processadores descontinuadas para saber mais.

Nighthawk

Ícone do processador Nighthawk

Com uma topologia em grade, o Nighthawk aproveita nossa pilha de tecnologia do Heron (acopladores, entrega de sinal e coerência) com maior conectividade para cargas de trabalho de aplicações aprimoradas.

Revisões

r1 (dezembro de 2025) A primeira versão do Nighthawk, com 120 qubits.

Heron

Ícone do processador Heron

Com 156 qubits, o Heron é uma atualização do tamanho do Eagle em relação ao Egret, incorporando inovações substanciais na entrega de sinal que foram implantadas anteriormente no Osprey. Os sinais necessários para permitir o controle de dois qubits e de qubit único rápido e de alta fidelidade são entregues por meio de cabos flexíveis de alta densidade.

Revisões

r3 (julho de 2025) O Heron r3 é o resultado de melhorias de fabricação direcionadas que impactam diretamente a coerência, a fidelidade dos gates e o desempenho de leitura.

r2 (julho de 2024) Esta é uma revisão do processador Heron original. O chip foi redesenhado para incluir 156 qubits em uma rede hexagonal pesada. Mantendo as inovações dos processadores Heron originais, ele também apresenta um novo recurso de mitigação de TLS que controla o ambiente TLS do chip, melhorando assim a coerência e a estabilidade em todo o chip.

r1 (dezembro de 2023) A primeira versão do Heron com 133 qubits.